Una aportación al diseño de circuitos integrados cmos autotemporizados.

  1. JIMENEZ NAVARRO, RAUL
Zuzendaria:
  1. Antonio José Acosta Jiménez Zuzendaria

Defentsa unibertsitatea: Universidad de Sevilla

Fecha de defensa: 2000(e)ko uztaila-(a)k 10

Epaimahaia:
  1. José Luis Huertas Díaz Presidentea
  2. Ángel Barriga Barros Idazkaria
  3. Antonio Núñez Ordóñez Kidea
  4. Joan Figueras Pamies Kidea
  5. Santiago Sánchez Solano Kidea

Mota: Tesia

Teseo: 77404 DIALNET lock_openIdus editor

Laburpena

La presente Tesis centra sus contenidos en el diseño, integración y testado de circuitos integrados CMOS autotemporizados. Se presentan alternativas novedosas que mejoran en prestaciones a las reportadas previamente. El trabajo se centra en una arquitectura bien referenciada, que divide a la celda en un bloque de interfaz y un bloque de computación, cuyo principal componente será una estructura diferencial. Siguiendo este esquema, en el trabajo podemos encontrar los siguientes estudios. En primer lugar, se ha realizado una revisión exhaustiva de las principales estructuras diferenciales encontradas en la literatura. De todas estas estructuras, la que muestra mejores prestaciones es la estructura SODS. En segundo lugar, se ha llevado a cabo un análisis del problema autotemporizado conocido como precarga temprana. De este análisis se ha obtenido un solución novedosa cuya consecuencia ha sido el desarrollo de dos nuevas estructuras diferenciales:SODS-débil y SODS-QF. Ambas estructuras han demostrado tener mejores prestaciones que otras ya reportadas. En tercer y último lugar, se ha aplicado la arquitectura autotemporizada al caso de los circuitos mixtos. Para lo cual se ha realizado un estudio del ruido de conmutación desde un punto de vista puramente digital. Los resultados obtenidos han mostrado que las arquitecturas presentadas producen menos ruido de conmutación que otras ya reportadas.