Sistema inhibidor de ataques hardware en un bus l2C, modulo esclavo y red que lo comprende

    Inventores/as:
  1. RAUL JIMENEZ NAHARRO
  2. FERNANDO GOMEZ BRAVO
  3. JUAN ANTONIO GOMEZ GALAN
  4. MANUEL SANCHEZ RAYA
  5. JONATAN MEDINA GARCIA
  1. Universidad de Huelva
    info

    Universidad de Huelva

    Huelva, España

ES
Publicación principal:

ES2647941A1 (27-12-2017)

Otras Publicaciones:

ES2647941B1 (04-09-2018)

Solicitudes:

P201600465 (24-05-2016)

Imagen de la patente

Resumen

Un sistema inhibidor de ataques hardware para un módulo esclavo (20) en un buses I2C que incluye detector (42) para detectar el inicio de comunicación en la línea de datos SDA y para generar una señal de inicialización; un oscilador (44) para generar una señal de reloj independiente; un medidor (46) para medir automáticamente la frecuencia de la señal de sincronización SCL y para compararla con la señal de reloj del oscilador (44) y para generar una señal indicando la existencia de ataque; un dispositivo de respuesta (48) configurado para recibir la señal indicando la existencia de ataque y para regenerar la línea SCL a partir de la señal del dispositiva oscilador (44).